『壹』 在cadence中導入網路表時,出現如下錯誤:
我剛也遇到了,修改路徑保存出錯,No match found for 'my_favorites' in the search path。再網路下:
問題描述:
運行Cadence16.2的Allegro PCB Editor時,在Setep→Use Preferences時出現以下提示對話框
:"No match found for 'my_favorites' in the search path ."
忽略後,改變Allegro PCB Editor工作時的環境變數(例如padpath、psmpath路徑等),再保存
的時候出現以下對話框:"changes not saved, cannot update the env file"
問題原因:
在軟體安裝時,需指定Cadence的工作路徑/HOME位置。若不採取軟體默認設置,則需要人為修改
系統變數home。出現該錯誤,就是因為指定的工作路徑與系統變數home值不符!!
解決方法:
將pcbenv文件夾換一個位置,同時修改系統變數home的值即可。
1. 找到pcbenv文件夾(一般位於C:\documents and settings\user\中)
2. 將其cut到某位置,如Cadence的安裝路徑
3. 右擊我的電腦→屬性→高級→環境變數,更改系統環境變數里home的值,將此值設為絕對路徑
,指向pcbenv文件夾,例如E:\program_files\Cadence
我改成我的路徑C:\Cadence\SPB_16.3就好了。
望解決~
『貳』 在cadence導入網路表時,出現如下錯誤:
修改PCB庫的路徑步驟
在Allegro中,Setup--User Preferences,打開左邊的」Paths「菜單,點擊Library,要修改兩個屬性的路徑,Preference對應的」padpath「和」psmpath「,在」Value「欄中選擇你自己創建的庫的位置即可。
『叄』 求問:cadence資料庫訪問問題
LIB庫路徑設置的不對吧。在ini配置裡面,LIB要配置到映射的盤符下面的庫文件夾。
『肆』 在cadencePCB裡面滑鼠點在元器件上沒有網路顯示,是怎麼回事是在哪設置的
解決方法很多!有2個原因,一個可能你的元器件本身沒有網路,二是你點擊走線或者其他命令的時候Find選項裡面沒有把PINS鉤上,導致你無法選中元器件的PIN。深圳無極線PCB設計
『伍』 Cadence 菜鳥剛開始學習,使用問題
鋪銅沒有選擇網路,下面DUMMY net 選擇一下,再設置布線規則里的間距,應該就能出現你要的孔和鋪銅隔開了
『陸』 cadence中如何在PCB中增加網路
LOGIC/NET LOGIC在這個命令下面就可以創建NET或者用已有的NET改變PCB上的NET屬性,不過一般不建議這樣改,最好是和原理圖同步
『柒』 用cadence導出的.ASC個是的網路表,但是導入PADS後不顯示網路名,肯定不是PADS的設置問題
如果有預拉線,那就有網路了,有網路就一定會有網路名,顯示網路名在PADS9.5以上的版本是可以實現的,如下圖:
用CTRL+ALT+C
『捌』 關於 cadence 16.3 使用中 出現的 問題 sos
Cadence SPB 16.3使用手冊
一、認識篇
Cadence SPB 16.3是Cadence公司推出的一款高性能電路設計軟體包,包含組件有orCAD原理圖設計工具 、
Allegro PCB製作工具 、Allegro PCB模擬工具、PCB布線器和焊盤製作工具Pad Designer等等。
Cadence公司收購了orCAD公司,將業界公認強大的原理圖設計軟體集成到Cadence SPB軟體包中,並和原有的Allegro組件包無縫連接,真正做到一個強大的系統互連設計平台。
二、原理圖設計篇
原理圖設計一般用到orCAD Capture,畫圖前最重要的步驟是製作元件符號庫,然後是建立DSN工程、設置環境參數,接下來就是放置元件符號、電氣連接,畫好後,再進行DRC檢查,最後是生成網表。
下面以具體例子講解設計過程:
1、元件符號設計
新建元件符號庫/保存為(自己設定路徑)
添加新的元件名稱
製作元件符號圖
一個元件符號圖就完成了,其它的類似製作,保存在一個庫工程文件里。如:myschlib
接下來講如何建立工程畫原理圖
2、原理圖工程設計
建立工程/工程名/工程目錄
導入元件符號庫
將先前畫好的元件庫導入工程
放置元件
完成一個原理圖的編輯
自動重新編號操作(很有必要,因為自己容易把元件編號弄混,後面也會跟著出問題)
手動填入元件封裝
生成網路表(如果原理圖有問題,網表生成失敗,並指出錯誤的地方),默認路徑在工程的Allegro文件夾下
一個原理圖設計過程就完成了,與Allegro無縫連接的網表文件是
三、PCB設計篇
1、Allegro 元件封裝製作
畫封裝時,先要自己設計焊盤,使用Pad Designer
焊盤有直插、貼片、過孔等類型
a 直插焊盤實例
外徑60mil 孔徑35mil
b、貼片焊盤實例
C、過孔實例
畫好的焊盤保存在一個路徑,方便後面直接導入
2、零件封裝製作
零件封裝包括晶元封裝、機械零件、繪圖格式圖形、自定義焊盤、自定義圖形文件等。
後綴名解釋:
.pad: 焊盤
.ssm: 自定義焊盤圖形
.psm: 零件封裝圖形
.bsm: 機械零件
.osm: 格式零件
.fsm: Flash 焊盤
所有的零件封裝製作文件為 「.dra」,保存後另存為以上格式文件,用於直接調用。
如:用於畫零件封裝的文件後綴名為「.dra」 用於網路表封裝名的文件為「.psm」(注意:Allegro直接調用的是.psm,而不能編輯)
搞清楚了文件後綴格式,我們開始製作零件封裝
建立文件 Package symbol/封裝名/保存路徑
調用焊盤
左邊是已畫好的焊盤名,右邊解釋如下:
Connect 表示取用的焊盤具備電器連接
Mechanical 表示機械圖形,既不需要連線的,如器件的外殼固定安裝圖形
Qty:數量
Spacing:用於封裝的焊盤與焊盤之間的間距
Order:焊盤放置遞增(或遞減)方向,對於X軸有Right和Left,對於Y軸有Down和Up
Rotation:元件放置旋轉角度
Pin#:放入的焊盤引腳號
Inc: 表示遞增的個數
TextBlock:引腳標號文字大小
添加焊盤和機械圖形後,畫上封裝外形絲印層圖形,再加上零件屬性名
注意:封裝外形絲印層在Package Geometry這個大組的silkscreen_Top小組里
添加屬性名,在命令窗口輸入如:J*
零件封裝畫好,並且原理圖元件封裝填好,生成網路表正確後,下面開始導入到版圖文件中。
具體導入如下操作: 點擊Import Cadence
導入成功後便可在此窗口看到元件封裝序號,然後點擊移到畫圖框中
接著是布局,布線,布線前要進行約束規則設置,操作如下:
進入如下窗口
Physical: 線寬在這里設置
Spacing:線與線間距、線與圖形間距、圖形與圖形間距等在這里設置
對約束規則設置好後,點擊Add Connect開始布線,切換層用小鍵盤里的「+」和「-」快捷鍵
布線完成後,開始覆銅,可以局部覆銅、也可以整體對地覆銅
整個板子設計完成後效果圖
包括布局、布線、絲印層處理、覆銅、外圍線、添加板子標志等
四、光繪文件製作篇
首先處理鑽孔數據
點擊Manufacture/NC Parameters
點擊close
點擊Manufacture/NC Legent
點擊OK 生成鑽孔表如下:
包含孔徑大小、外形、數量
最後點擊Manufacture/NC Drill生成鑽孔數據文件
生成各圖層光繪文件操作
光繪格式設置為Gerber RS274X
點擊Create Artwork 即可生成Gerber文件,如下圖
接下來使用CAM350導入光繪文件,查看各層圖形
鑽孔圖
頂層
底層
頂層加焊層
底層加焊層
頂層阻焊層
底層阻焊層
頂層絲印層
底層絲印層
最後發給廠家的文件見如下:
包含9個光繪文件和一個鑽孔文件
總結:
整個Cadence SPB 16.3使用流程如上所述,本手冊僅作入門指引,具體操作細節詳見《Cadence 高速電路板設計與模擬》。
由於Cadence SPB操作比較繁瑣,《Cadence 高速電路板設計與模擬》這本書又太厚,如果從頭到尾一字不漏的看,會花費很長時間,
而且效果也不會太好,還會打擊學習積極性。如果能夠在熟悉整個流程的情況下,邊操作,邊學習,效果會很明顯。如果能在一個工程實例中學習,那效果會更明顯。書中內容過於繁瑣,往往一個簡單的操作會用大篇幅文字才能說清楚,所以在快速掌握操作流程的情況下,拋去不必要的文字描述,簡練出常用操作部分,再加上自己的不斷實踐和摸索,慢慢地你會學有所得,學有所用,很快你就會完全駕馭這款軟體
『玖』 cadence生成網路表時報出如下錯誤。,求解
你好,從圖片上顯示的#1到#6DRC看有如下兩大問題:
1、工位號C8重復;將重復工位修改一下即可。
2、J1、J2、J3、J4、J5這幾個Reference中有空格;刪除字元前面的空格即可。
『拾』 cadence中多個相同網路名怎麼處理
NC有兩種做法:
1:把NC名字改成不一樣,可以後面增加數字區別,如NC1,NC2....
2:在PARTProperties中增加一個NC屬性,NAME=NC,Value中輸入NC的腳位即可
GND網路或者是VCC網路重名時,可以把PINPROPERTIES中的TYPE改為POWER屬性就可以了