① 求问在Allegro中如何更改字体和大小(丝印,位号等)
1、必须在GEBER设置中将对于的丝印层添加进去。然后打开对于的丝印层。
(1)allegro网络名大小的设置扩展阅读:
设置字体时,将相应的丝印层打开。如果是调表层丝印的话,就打开红色部分的层叠,相反,如果底层,则打开蓝色部分。
未设置字体前,印丝很杂乱,字体很细,并且与器件重叠在一起,这时不同的印丝字体需要分别去设置。
在添加丝印层时,需要对阻焊层(即板上露铜部分)以及焊盘都设置,不能够填空值。
② allegro16.5怎么显示网络名称
16.6的可以如下图设置下,16.5的不知道有没有这个显示网络名称的功能了!
③ allegro PCB Editor设计技巧(一)
1)利用左侧栏中的option选择相应的class--进行相应的操 作
2)菜单栏display--color /visible对相应的类进行操作
注:在进行布线等操作时,应先选择该操作属于哪一个类
1)建立焊盘 cadence 17.2--padstack editor--file--new--保存路径
2)修改焊盘的parameter和layer参数(在左下角设置距离单位MM和数据精度4)
(1)begin layer
(2)soldermask(比焊盘大0.1mm即可)
(3)pastemask(与焊盘大小一致)
3)存档即可
4)打开PCB editor fiel--new
(1)更改新建文件名称和存储路径 注:封装文件位置应和焊盘文件位置一致
(2)Drawing type 选择 package symbol
5)设置图纸尺寸 菜单栏setup--design parameter editor--选择design菜单--更改extent栏中的值(和元件形状稍大即可)
6)更改栅格grid的值 菜单栏setup--grid更改格点大小
7)加入焊盘引脚 菜单栏layout--pin
8)在右侧的option栏中设置相应参数 注:封装文件位置应和焊盘文件位置一致否则Padsstack栏将找不到相应文件
注:当建立四面引脚时,需要设置rotation值,同时在工作区右键--rotation实现焊盘的旋转
9)利用command将焊盘放到原点处 在command窗口输入x 0 0回车即可(注:ix 0.75/-0.75意为将X增/减0.75。y坐标同理)
10)此时元件显示在assembly_top在此层添加元件安装边框 菜单栏Add--line--右侧option栏中选中package geometry/assembly_top
11)利用丝印层画元件的边框 菜单栏Add--line 菜单栏Add--line--右侧option栏中选中package geometry/silkscreen_top(线宽0.2mm)--绘制边框
12)画Placebound边框(该区域不能重叠放置元件即冲突区) 菜单栏Add--rectangle--右侧option栏中选中package geometry/Placebound_top--绘制边框
13)放置参考编号
1)菜单栏layout--lable--refdes--右侧option栏中选中refdes/assembly_top--放置标号
2)菜单栏layout--lable--refdes--右侧option栏中选中refdes/silkscreen_top--放置标号(一般放置在1号引脚)
1---7)与前一致
8)在右侧的option栏中设置相应参数 注:(1)封装文件位置应和焊盘文件位置一致否则Padsstack栏将找不到相应文件 (2)因为BGA分装的标号为字母加数字所以Y的标号要一行一行的设置
注:利用command命令框更改x/y的坐标(例 x 0 0)
注:利用command命令框更改x/y的坐标(例 x 0 -1.27)
9)删除多余的引脚 菜单栏edit--delete(菜单栏中的叉号)--在右侧的find面板中只勾选pin--删除相应的pin
10)此时元件显示在assembly_top在此层添加元件安装边框 菜单栏Add--line--右侧option栏中选中package geometry/assembly_top
11)利用丝印层画元件的边框 菜单栏Add--line 菜单栏Add--line--右侧option栏中选中package geometry/silkscreen_top(with 0.2)--绘制边框
注:表明其实引脚位置,和标注一个小点
12)画Placebound边框(该区域不能重叠放置元件即冲突区) 菜单栏Add--rectangle--右侧option栏中选中package geometry/Placebound_top--绘制边框
13)放置参考编号
1)菜单栏layout--lable--refdes--右侧option栏中选中refdes/assembly_top--放置标号(一般放置在芯片中心)
2)菜单栏layout--lable--refdes--右侧option栏中选中refdes/silkscreen_top--放置标号(一般放置在1号引脚)
1)打开PCB editor fiel--new
(1) 更改新建文件名称和存储路径
(2) Drawing type 选择 shape symbol
2) 进行前5)、6)操作
3)菜单栏shape--rectangle画图形(这种电气图形只需保持在同一层即可)
4)菜单栏shape--merge shapes将多个shape融合成一个整体(只允许一个铜皮作为焊盘)--保存
5)创建阻焊层图形 file--create symbol(创建的图形应该比焊盘大0.1mm)
(1)菜单栏shape--rectangle画图形(这种电气图形只需保持在同一层即可)
(2)菜单栏shape--merge shapes将多个shape融合成一个整体(只允许一个铜皮作为焊盘)--保存
6)建立焊盘 cadence 17.2--padstack editor--file--new--保存路径
修改焊盘的parameter和layer参数(在左下角设置距离单位MM和数据精度4)
(1)begin layer(注:应在PCB editor中设置焊盘路径,否者shape symbol栏将找不到前面制作的shape图形(PCB editor--setup--user preferences--左侧栏中选择paths--library--在右侧将前面制作的图形路径添加到焊盘路径Padpath和图形路径psmpath中) 设置好后重启Padstack editor )
(2)soldermask(比焊盘大0.1mm即可、操作与1同)
(3)pastemask(与焊盘大小一致、操作与1同)
3)存档即可
4)利用焊盘建立封装
建立通孔类焊盘(焊盘通常比引脚大10-12mil)
1)制作Flash 焊盘
(1)打开PCB editor fiel--new
更改新建文件名称和存储路径
Drawing type 选择 flash symbol
2)设置图纸尺寸、设置格点大小
3)添加Flash图形 add --flash symbol (注当过孔内径比较小时,flash内径对过孔内径大5-6mil,当过孔内径比较大时如1mm,flash内径采用1.5mm)
4)file--create symbol--保存创建Flash symbol
5)建立圆形通孔焊盘
(1)cadence 17.2--padstack editor--file--new--保存路径
对钻孔参数进行设置
(1)begin layer
(2)将相同的参数设置到end layer中
(3)对default internal层的参数进行设置
3)对pastemask_top和pastemask_bottom进行设置(参数和begin layer一致)
4)对soldermask_top和soldermask_bottom进行设置(参数和begin layer大0.1mm)
1)打开PCB editor fiel--new
更改新建文件名称和存储路径
Drawing type 选择 package symbol(wizard)
2)选择封装类型(如dip封装)--点击next
3)点击load template--点击next
4)设置单位大小、精度以及元件标号--点击next
5)设置元件的引脚数以及引脚间的距离--点击next
6)设置一号引脚钻孔焊盘以及其他焊盘的形式--next
7)将symbol放置到中心或一号引脚--next
8)finish
④ allegro显示的网络名不是orcad中的net alias,而是自动分配的N35434 ,为什么呢,在线等哦!
如果你画的是层次电路,不同的原理图页的相同网络,需要使用off-page connector来连接。不能使用port来连接。且使用off-page connector时,定义的网络名就是最终的网络名,可以不使用net alias了。
⑤ allegro pin脚的标号如何改小我嫌它显示太大了。
选择Edit---Change命令,然后在Find里面选择Text,然后改到合适的字号就可以了
⑥ allegro中同一net不同线宽如何设置等长
打开规则设置,找到Spacing目录下的Net Class-Class;
点击子目录下的 All Layers,右侧Objects下选中你的工程名称右击并单击选中-Create-Class...;
弹出的对话框,在Net Class:后面输入您的信号组名称,(创建多个信号组方法类似),点击OK完成创建信号组;
⑦ allegro16.3里的网络线宽在哪里设置
在constraints里面有个physical constraints,找到相应的net,设置最小/大线宽都可以
⑧ allegro 显示网络名显示问题
走线透明度问题,如果透明度太低了,那么网络名称就会被覆盖看不见了,调透明些就可以看到了!
⑨ allegro怎样设置等长,差分对,扩展网络
1、
这个不能设置
,只能自己调长度,自己调(当然你可以设置他们的误差范围)
2
就跟做单根线的等长是一样的,做差分等长的时候
先选择差分走线---选择单根模式--然后做等长就可以了。
⑩ 求问在Allegro中如何更改字体和大小(丝印,位号等
框住要修改的所有TEXT可以批量修改allegro 16.0: setup->design->parameter->text->setup text sizetext blk:字体编号photo width: 配置线宽width,height:配置字体大小 改变字体大小lass->ref des->new sub class->silkscreen_top最后选你准备改变的TEXT,框住要修改的所有TEXT可以批量修改,注意:如果修改顶层丝印要先关掉底部丝印层,silkscreen_bottom和display_bottom--------------------------------------------------------------------在建封装的时候可以设定