导航:首页 > 网络问题 > allegro如何修改引脚网络

allegro如何修改引脚网络

发布时间:2023-08-20 08:45:24

㈠ AllEGRO中怎样将电阻两端网络变成一样

方法如下
菜单栏有个shapeselect的箭头工具,选上铜皮,鼠标右键弹出菜单,选择assignnet,在点一下地的管脚赋个网络。或者你画筒皮的时候直接填入网络名。

㈡ allegro PCB Editor设计技巧(一)

          1)利用左侧栏中的option选择相应的class--进行相应的操                 作

           2)菜单栏display--color /visible对相应的类进行操作

            注:在进行布线等操作时,应先选择该操作属于哪一个类

      1)建立焊盘      cadence 17.2--padstack editor--file--new--保存路径

      2)修改焊盘的parameter和layer参数(在左下角设置距离单位MM和数据精度4)

              (1)begin layer

             (2)soldermask(比焊盘大0.1mm即可)

             (3)pastemask(与焊盘大小一致)

      3)存档即可

      4)打开PCB editor  fiel--new  

              (1)更改新建文件名称和存储路径  注:封装文件位置应和焊盘文件位置一致

            (2)Drawing type 选择 package symbol

       5)设置图纸尺寸     菜单栏setup--design parameter editor--选择design菜单--更改extent栏中的值(和元件形状稍大即可)

   6)更改栅格grid的值      菜单栏setup--grid更改格点大小

7)加入焊盘引脚   菜单栏layout--pin

8)在右侧的option栏中设置相应参数       注:封装文件位置应和焊盘文件位置一致否则Padsstack栏将找不到相应文件

    注:当建立四面引脚时,需要设置rotation值,同时在工作区右键--rotation实现焊盘的旋转

9)利用command将焊盘放到原点处    在command窗口输入x 0 0回车即可(注:ix 0.75/-0.75意为将X增/减0.75。y坐标同理)

10)此时元件显示在assembly_top在此层添加元件安装边框    菜单栏Add--line--右侧option栏中选中package geometry/assembly_top

11)利用丝印层画元件的边框     菜单栏Add--line   菜单栏Add--line--右侧option栏中选中package                 geometry/silkscreen_top(线宽0.2mm)--绘制边框

12)画Placebound边框(该区域不能重叠放置元件即冲突区)    菜单栏Add--rectangle--右侧option栏中选中package geometry/Placebound_top--绘制边框

13)放置参考编号   

              1)菜单栏layout--lable--refdes--右侧option栏中选中refdes/assembly_top--放置标号

              2)菜单栏layout--lable--refdes--右侧option栏中选中refdes/silkscreen_top--放置标号(一般放置在1号引脚)

1---7)与前一致

8)在右侧的option栏中设置相应参数       注:(1)封装文件位置应和焊盘文件位置一致否则Padsstack栏将找不到相应文件   (2)因为BGA分装的标号为字母加数字所以Y的标号要一行一行的设置

注:利用command命令框更改x/y的坐标(例 x 0 0)

注:利用command命令框更改x/y的坐标(例 x 0 -1.27)

9)删除多余的引脚   菜单栏edit--delete(菜单栏中的叉号)--在右侧的find面板中只勾选pin--删除相应的pin

10)此时元件显示在assembly_top在此层添加元件安装边框    菜单栏Add--line--右侧option栏中选中package geometry/assembly_top

11)利用丝印层画元件的边框     菜单栏Add--line   菜单栏Add--line--右侧option栏中选中package  geometry/silkscreen_top(with 0.2)--绘制边框

    注:表明其实引脚位置,和标注一个小点

12)画Placebound边框(该区域不能重叠放置元件即冲突区)    菜单栏Add--rectangle--右侧option栏中选中package geometry/Placebound_top--绘制边框

13)放置参考编号   

              1)菜单栏layout--lable--refdes--右侧option栏中选中refdes/assembly_top--放置标号(一般放置在芯片中心)

              2)菜单栏layout--lable--refdes--右侧option栏中选中refdes/silkscreen_top--放置标号(一般放置在1号引脚)

1)打开PCB editor  fiel--new  

              (1) 更改新建文件名称和存储路径  

            (2) Drawing type 选择 shape symbol

2) 进行前5)、6)操作

3)菜单栏shape--rectangle画图形(这种电气图形只需保持在同一层即可)

4)菜单栏shape--merge shapes将多个shape融合成一个整体(只允许一个铜皮作为焊盘)--保存

5)创建阻焊层图形   file--create symbol(创建的图形应该比焊盘大0.1mm)

       (1)菜单栏shape--rectangle画图形(这种电气图形只需保持在同一层即可)

       (2)菜单栏shape--merge shapes将多个shape融合成一个整体(只允许一个铜皮作为焊盘)--保存

6)建立焊盘      cadence 17.2--padstack editor--file--new--保存路径

                         修改焊盘的parameter和layer参数(在左下角设置距离单位MM和数据精度4)

                      (1)begin layer(注:应在PCB editor中设置焊盘路径,否者shape symbol栏将找不到前面制作的shape图形(PCB editor--setup--user preferences--左侧栏中选择paths--library--在右侧将前面制作的图形路径添加到焊盘路径Padpath和图形路径psmpath中) 设置好后重启Padstack editor )

                      (2)soldermask(比焊盘大0.1mm即可、操作与1同)

                      (3)pastemask(与焊盘大小一致、操作与1同)

      3)存档即可

      4)利用焊盘建立封装

建立通孔类焊盘(焊盘通常比引脚大10-12mil)

1)制作Flash 焊盘

     (1)打开PCB editor  fiel--new

              更改新建文件名称和存储路径  

              Drawing type 选择 flash symbol

       2)设置图纸尺寸、设置格点大小

       3)添加Flash图形   add --flash symbol  (注当过孔内径比较小时,flash内径对过孔内径大5-6mil,当过孔内径比较大时如1mm,flash内径采用1.5mm)

4)file--create symbol--保存创建Flash symbol

5)建立圆形通孔焊盘

     (1)cadence 17.2--padstack editor--file--new--保存路径

对钻孔参数进行设置

             (1)begin layer

             (2)将相同的参数设置到end layer中

             (3)对default internal层的参数进行设置

      3)对pastemask_top和pastemask_bottom进行设置(参数和begin layer一致)

      4)对soldermask_top和soldermask_bottom进行设置(参数和begin layer大0.1mm)

        1)打开PCB editor  fiel--new

              更改新建文件名称和存储路径  

              Drawing type 选择 package symbol(wizard)

          2)选择封装类型(如dip封装)--点击next

          3)点击load template--点击next

          4)设置单位大小、精度以及元件标号--点击next

          5)设置元件的引脚数以及引脚间的距离--点击next

           6)设置一号引脚钻孔焊盘以及其他焊盘的形式--next

7)将symbol放置到中心或一号引脚--next

8)finish

㈢ Allegro PCB中,怎么给线添加网络注意是ADD_LINE中的线.我ADD了个圆,现在想给这个圆添加上网络,该怎么做

出现一条线无网络却又想给他一个网络(比方说net=5v)的时候,1:当前line=not net,2:铺铜覆盖当前line,此时铺铜也是not net,3:给铺铜一个和想要给line一样的net=5v,4:此时无net的line会自动得到和铜皮一样的net=5v,5:使用ADD CONNECT将line和和PCB任意部位有5V net一样的地方连一下,6:删掉铜皮,此时line的网络就得到了5V网络,7:注意,铺铜的时候无net的line会得到和覆盖它的铺铜一样的网络,但是在删除铺铜之前必须将line和其他一样net的东西连一下,是他真正的得到想要的net的时候才能删除铜皮,否则line的net和铺铜同去留。

㈣ 在allegro中,如何修改PCB选中走线的网路

㈤ allegro 16.3如何修改走线的网络

动一次要好几分钟,根本没法做事。

㈥ 如何在allegro中强制把一个net改成另外一个net(不要说从原理图上改)

  1. 设置。setup/User preferences editor 将默认的保护开关打开

  2. 运行修改网络Logic/Net Logic命令

  3. 3.修改Net名 

  4. a) 点击需要修改Net 

    b) 点击“Rename",命令行提示:

    c)点击“OK”   4.添加新的网络,命令运行后,默认为“Create" a) 点击需要修改Net或Pin  b) 点击需要合并的其它Net或Pin,即可。   5.删除Net  a) 点击需要删除Net或Pin b) 点击Remove

    望采纳,谢谢!

阅读全文

与allegro如何修改引脚网络相关的资料

热点内容
网络共享中心没有网卡 浏览:486
电脑无法检测到网络代理 浏览:1346
笔记本电脑一天会用多少流量 浏览:471
苹果电脑整机转移新机 浏览:1345
突然无法连接工作网络 浏览:956
联通网络怎么设置才好 浏览:1185
小区网络电脑怎么连接路由器 浏览:926
p1108打印机网络共享 浏览:1181
怎么调节台式电脑护眼 浏览:599
深圳天虹苹果电脑 浏览:837
网络总是异常断开 浏览:579
中级配置台式电脑 浏览:890
中国网络安全的战士 浏览:598
同志网站在哪里 浏览:1374
版观看完整完结免费手机在线 浏览:1427
怎样切换默认数据网络设置 浏览:1073
肯德基无线网无法访问网络 浏览:1249
光纤猫怎么连接不上网络 浏览:1371
神武3手游网络连接 浏览:933
局网打印机网络共享 浏览:970